dc.contributor.author | Beuler, Marcel | |
dc.date.accessioned | 2022-07-20T08:27:18Z | |
dc.date.available | 2022-07-20T08:27:18Z | |
dc.date.issued | 2008-04 | |
dc.identifier.uri | https://publikationsserver.thm.de/xmlui/handle/123456789/70 | |
dc.identifier.uri | http://dx.doi.org/10.25716/thm-20 | |
dc.description.abstract | Es werden 32-Bit-Gleitkommazahlen nach dem ANSI/IEEE-Standard 754 und die daraus ableitbaren Konstruktionsprinzipien (Steuerwerk, Rechenwerk) für jede Gleitkommaoperation behandelt. Alle aufgeführten Zustandsgraphen und Funktions-Schaltungen sind in VHDL umgesetzt und über ModelSim funktional verifiziert. Um das Hauptaugenmerk auf der Gleitkommaarithmetik zu halten, kommen nur serielle Verfahren zum Einsatz. | de |
dc.format.extent | III, 49 S. | de |
dc.language.iso | de | de |
dc.publisher | Fachhochschule Gießen-Friedberg | de |
dc.relation.ispartofseries | FH Report; | |
dc.rights.uri | https://rightsstatements.org/page/InC/1.0/ | de |
dc.subject | Gleitkommazahl , Gleitkommaarithmetik , VHDL , ModelSim | de |
dc.title | Realisierung von Arithmetik-Baugruppen für das 32-Bit-Gleitkommaformat der Norm ANSI/IEEE 754 mittels VHDL | de |
dc.type | Verschiedenartige Texte | de |
dcterms.accessRights | open access | |